软件无线电中降采样率技术的FPGA实现开题报告
2021-08-08 02:40:38
全文总字数:1340字
1. 研究目的与意义
降采样率是软件无线电系统的常用技术,其主要设计单元包括积分器、微分器和抽取器,主要功能是降低采样率以适应不同低采样率子系统的需求。本课题,有助于我们了解数字信号处理中抽取滤波的工作原理、主要性能参数的物理意义和基本设计方法,巩固深化数字信号处理理论,掌握相关仿真工具的使用与实际制作实现,提高工程设计能力,提高其学术水平和专业技术水平。
2. 国内外研究现状分析
本论文基于FPGA是实现,而非专用IC。
3. 研究的基本内容与计划
一.研究内容:1.基于信号处理理论的理论分析;2.基于matlab仿真软件进行理论仿真;3.基于modelsim的数字逻辑仿真;4.基于QuartusII的电路仿真;5.性能实测结果呈现及分析:主要技术指标:信号带宽:15KHz;抽取率:4倍;混叠抑制:50dB
二.研究计划: 1.准备工作阶段:阅读相关资料,了解研究课题的相关基本知识(2015.1.21~2015.2.15)。 2.分析研究阶段:方案设计、电路仿真设计测试等。(2015.2.16~2015.4.30)。 3.撰写毕业论文阶段:根据笔记和手稿整理并撰写论文;(2015.5.1~2015.5.15)4.交审毕业论文阶段(答辩阶段):交论文,审核,准备答辩。(2015.5.16~2015.5.25)
4. 研究创新点
本论文重点研究软件无线电中降采样率技术的FPGA实现。
课题毕业论文、开题报告、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。