科斯塔斯锁相环的FPGA实现开题报告
2021-08-08 02:40:35
全文总字数:1441字
1. 研究目的与意义
科斯塔斯锁相环旨在实现载波同步,是软件无线电的重要组成部分,其主要设计单元包括鉴相器,NCO,环路滤波器等单元组成。
本课题,有助于我们了解科斯塔斯锁相环的工作原理及载波同步的概念、主要性能参数的物理意义和基本设计方法,巩固相关理论,掌握相关仿真工具的使用与实际制作实现,提高工程设计能力,提高其学术水平和专业技术水平。
2. 国内外研究现状分析
本文设计是目前国内外较流行的设计方法。
3. 研究的基本内容与计划
研究内容:1科斯塔斯锁相环原理的理论分析;2.基于matlab仿真软件进行理论仿真;3.基于modelsim的数字逻辑仿真;4.基于quartus ii 的电路仿真;5.性能实测结果呈现及分析: 主要技术指标:频率:10.7mhz; 跟踪范围10.7mhz7.5khz;二. 研究计划: 1.准备工作阶段:阅读相关资料,了解研究课题的相关基本知识(2015.1.21~2015.2.15)。
2.分析研究阶段:方案设计、电路仿真设计测试等。
(2015.2.16~2015.4.30)。
剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!
4. 研究创新点
本论文基于FPGA是实现,而非专用IC。
剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付
课题毕业论文、开题报告、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。