搜索详情-找开题

注册

  • 获取手机验证码 60
  • 注册

找回密码

  • 获取手机验证码60
  • 找回

基于锁相环的数字频率合成器的研究开题报告

 2021-08-08 03:03:39  

1. 研究目的与意义

目的:采用锁相环CD4046和可编程二进制1/N计数器CD4522设计一种数字频率合成器。设计电路,焊接调试。

随着数字通信系统的发展,锁相环应用越来越广泛,它用于在通信的接收机中,其作用是对接收到的信号进行处理,并从其中提取某个时钟的相位信息。即对于接收到的信号,仿制一个时钟信号,使得这两个信号从某种角度来看是同步的(或者说是相干的),另外锁相环在频率合成中也有重要的作用。

2. 国内外研究现状分析

在锁相环的开发、设计研究领域,目前已经探索出多种途径。Lindsey和Chie讲述了到1981年他们在该领域出色完成的理论研究和实验工作。不过,大量的研究都致力于通过不同的方式实现环路鉴相器的机械化,而对于环路滤波器的设计研究则较少。典型的设计方法只是简单地实现了在模拟锁相环中应用广泛的离散式环路滤波器但没有考虑到在任何采样数据系统中都固有的计算延迟。这些延迟会降低整个环路的稳定性。

长久以来,锁相环一直是相位相干通信系统的基石。目前的趋势是用数字化方式设计和实现锁相环。

3. 研究的基本内容与计划

内容:采用锁相环cd4046和可编程二进制1/n计数器cd4522设计一种数字频率合成器。

计划:1.13周:确定电路形式,画出电路图。

2.第4周:计算电路元件参数并选取元件。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

4. 研究创新点

锁相频率合成器是一种闭环系统,其频率转换时间和分辨率一般,但其结构简单,成本低,并且输出频率的准确度不逊色与其他种类的合成器。本设计利用的cD4046是通用的CMOS锁相环集成电路,其具有较宽的电源电压范围,高输入阻抗,且功耗小。

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

课题毕业论文、开题报告、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。