基于FPGA的LCD数字钟设计开题报告
2021-08-08 03:03:30
1. 研究目的与意义
一、数字钟方面随着社会的发展,人们的生活节奏越来越快,越来越要求高效率,所以对时钟的依赖度越来越大。
数字钟是一种用数字电路技术实现时、分、秒计时的装置,与传统的时钟相比,数字钟高精确度、高智能化、多功能化的特点更能满足人们的要求。
除此之外,数字钟无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!
2. 国内外研究现状分析
随着科技的发展和社会的进步,人们对数字钟的要求也越来越高,数字钟不管在性能还是在样式上都发生了质的变化。
在中国钟表发展史上,国产机芯研制的失败已经成为过去,组装业作为新兴钟表工业的起步阶段也已成为过去。
一支新的充满智慧钟表经营在成长。
剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!
3. 研究的基本内容与计划
内容:1、altera公司fpga开发板de22、qusrtus ii软件3、verilog语言4、数字钟的总体原理及构成模块:(1)分频模块:负责将系统外部提供的时钟信号进行分频处理,产生其他功能(秒脉冲、整点报时等)所需要的脉冲信号。
(2)计时模块:计时模块由60进制秒计数器、60进制分计数器和24进制时计数器级联构成。
(3)校时模块:由两个按键组成,分别实现对小时和分钟的调整。
剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!
4. 研究创新点
1、12/24小时显示选择2、显示年月日(LCD)3、争取实现LED灯配合蜂鸣器一起进行提示功能4、争取完成联网计时功能
剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付
课题毕业论文、开题报告、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。